|
11月6日,日本东京大学发布了GRAPE-DR处理器及芯片组,该处理器拥有多达512核心和3亿个晶体管。
GRAPE-DR表面积17mm X 17mm,采用90nm制程,安装在PCI-X附加卡上,用做系统中央处理器的辅助动力。东京大学教授表示,GRAPE-DR处理器的处理能力达到每秒5120亿次浮点(512GFLOPS)的运算能力,最大功耗60w,每消耗1w电力可得到8.5GFLOPS的运算效果。
GRAPE-DR芯片的512个核心分为16组,每组32个,分别用于处理某一类型的浮点指令。处理器的每个核心都能执行单独一条数学指令,如浮点加法或浮点乘法,而且各个核心共享缓存。
GRAPE-DR在计算速度上较上一代GRAPE-6将有大幅提高,且应用层面也将更为广泛;其运算能力将达到每秒2000万亿次浮点(Teraflops),速度是GRAPE-6的30倍以上,GRAPE-6的功能主要是应用在天文运算,而GRAPE-DR的功能则扩展至一般运算。 |
|